
- 數位電子教程
- 數位電子 - 首頁
- 數位電子基礎
- 數字系統型別
- 訊號型別
- 邏輯電平與脈衝波形
- 數字系統元件
- 數字邏輯運算
- 數字系統優勢
- 數制
- 數制
- 二進位制數表示
- 二進位制運算
- 有符號二進位制運算
- 八進位制運算
- 十六進位制運算
- 補碼運算
- 進位制轉換
- 進位制轉換
- 二進位制到十進位制轉換
- 十進位制到二進位制轉換
- 二進位制到八進位制轉換
- 八進位制到二進位制轉換
- 八進位制到十進位制轉換
- 十進位制到八進位制轉換
- 十六進位制到二進位制轉換
- 二進位制到十六進位制轉換
- 十六進位制到十進位制轉換
- 十進位制到十六進位制轉換
- 八進位制到十六進位制轉換
- 十六進位制到八進位制轉換
- 二進位制編碼
- 二進位制編碼
- 8421 BCD碼
- 餘3碼
- 格雷碼
- ASCII碼
- EBCDIC碼
- 編碼轉換
- 錯誤檢測與糾正碼
- 邏輯閘
- 邏輯閘
- 與門
- 或門
- 非門
- 通用門
- 異或門
- 異或非門
- CMOS邏輯閘
- 使用二極體電阻邏輯的或門
- 與門與或門
- 兩級邏輯實現
- 閾值邏輯
- 布林代數
- 布林代數
- 布林代數定律
- 布林函式
- 德摩根定理
- 標準與或式和標準或與式
- 標準或與式到標準或與式
- 最小化技術
- 卡諾圖化簡
- 三變數卡諾圖
- 四變數卡諾圖
- 五變數卡諾圖
- 六變數卡諾圖
- 無關項
- 奎因-麥克斯拉斯基法
- 最小項和最大項
- 規範式和標準式
- 最大項表示
- 使用布林代數化簡
- 組合邏輯電路
- 數字組合電路
- 數字算術電路
- 多路選擇器
- 多路選擇器設計流程
- 多路選擇器通用門
- 使用4:1多路選擇器的2變數函式
- 使用8:1多路選擇器的3變數函式
- 多路分配器
- 多路選擇器與多路分配器
- 奇偶校驗位生成器和校驗器
- 比較器
- 編碼器
- 鍵盤編碼器
- 優先編碼器
- 譯碼器
- 算術邏輯單元
- 7段LED顯示器
- 程式碼轉換器
- 程式碼轉換器
- 二進位制到十進位制轉換器
- 十進位制到BCD轉換器
- BCD到十進位制轉換器
- 二進位制到格雷碼轉換器
- 格雷碼到二進位制轉換器
- BCD到餘3碼轉換器
- 餘3碼到BCD轉換器
- 加法器
- 半加器
- 全加器
- 序列加法器
- 並行加法器
- 使用半加器的全加器
- 半加器與全加器
- 使用與非門的全加器
- 使用與非門的半加器
- 二進位制加減法器
- 減法器
- 半減器
- 全減器
- 並行減法器
- 使用兩個半減器的全減器
- 使用與非門的半減器
- 時序邏輯電路
- 數字時序電路
- 時鐘訊號和觸發
- 鎖存器
- 移位暫存器
- 移位暫存器應用
- 二進位制暫存器
- 雙向移位暫存器
- 計數器
- 二進位制計數器
- 非二進位制計數器
- 同步計數器設計
- 同步計數器與非同步計數器
- 有限狀態機
- 演算法狀態機
- 觸發器
- 觸發器
- 觸發器轉換
- D觸發器
- JK觸發器
- T觸發器
- SR觸發器
- 帶時鐘的SR觸發器
- 無時鐘的SR觸發器
- 帶時鐘的JK觸發器
- JK觸發器到T觸發器
- SR觸發器到JK觸發器
- 觸發方式:觸發器
- 邊沿觸發觸發器
- 主從JK觸發器
- 競爭冒險現象
- A/D和D/A轉換器
- 模數轉換器
- 數模轉換器
- DAC和ADC積體電路
- 邏輯閘的實現
- 用與非門實現非門
- 用與非門實現或門
- 用與非門實現與門
- 用與非門實現或非門
- 用與非門實現異或門
- 用與非門實現異或非門
- 用或非門實現非門
- 用或非門實現或門
- 用或非門實現與門
- 用或非門實現與非門
- 用或非門實現異或門
- 用或非門實現異或非門
- 使用CMOS的與非/或非門
- 使用與非門的全減器
- 使用2:1多路選擇器的與門
- 使用2:1多路選擇器的或門
- 使用2:1多路選擇器的非門
- 儲存器件
- 儲存器件
- RAM和ROM
- 快取記憶體儲存器設計
- 可程式設計邏輯器件
- 可程式設計邏輯器件
- 可程式設計邏輯陣列
- 可程式設計陣列邏輯
- 現場可程式設計門陣列
- 數字電子系列
- 數字電子系列
- CPU架構
- CPU架構
- 數位電子資源
- 數位電子 - 快速指南
- 數位電子 - 資源
- 數位電子 - 討論
觸發器:觸發方式
數位電子中的觸發器
在數位電子學中,**觸發器**是一個**時序邏輯電路**,用於儲存1位資訊。觸發器有一個或多個輸入和兩個輸出。它還有一個輸入用於提供時鐘訊號。觸發器是數位電子學的基本構建塊。因此,觸發器也被稱為數字系統中的基本儲存單元。觸發器在計算機儲存器、暫存器、**計數器**以及許多其他數字系統和電子裝置中得到應用。

觸發器具有兩種穩定狀態,分別稱為置位和復位。觸發器狀態根據施加的輸入在應用適當的時鐘脈衝觸發時更新。
根據輸入,存在幾種型別的觸發器,例如SR觸發器、JK觸發器、D觸發器和T觸發器。
在深入瞭解觸發器基本知識後,讓我們現在討論觸發器的觸發方式。
觸發器的觸發方式
如上所述,觸發器響應輸入並更新其輸出狀態,當應用適當的時鐘脈衝時,即當觸發器被時鐘訊號正確觸發時。存在幾種型別的觸發器觸發方式。下面描述了一些最常見的觸發器觸發方式。
觸發器的非同步觸發
當觸發器由輸入訊號本身觸發,並且這些輸入與時鐘脈衝不同步時,則稱為觸發器的非同步觸發。
在非同步觸發的情況下,觸發器由輸入訊號觸發,並在應用輸入時更新其輸出狀態,而不管時鐘脈衝如何。非同步觸發方式也稱為直接觸發方式。
觸發器的同步觸發
當觸發器在應用輸入訊號時其操作與時鐘脈衝同步時,則稱為觸發器的同步觸發。在同步觸發方式中,觸發器僅在時鐘脈衝存在時才響應輸入並更新其輸出狀態,否則觸發器保持其先前的輸出狀態。
觸發器的同步觸發方式進一步分為以下兩種型別:
電平觸發方式
在電平觸發方式中,當時鍾脈衝處於高電平或低電平時,觸發器響應輸入並更新其輸出狀態。當觸發器在時鐘脈衝處於邏輯高電平時被觸發以更新其輸出狀態時,則稱為正電平觸發。當觸發器在時鐘脈衝處於邏輯低電平時被觸發以更新輸出狀態時,則稱為負電平觸發。
邊沿觸發方式
當觸發器在時鐘脈衝的上升沿或下降沿被觸發以更新其輸出狀態時,則稱為邊沿觸發方式。如果觸發器在時鐘脈衝從低到高(上升沿)時被觸發,則稱為正邊沿觸發方式。如果觸發器在時鐘脈衝從高到低(下降沿)時被觸發以更新其輸出,則稱為負邊沿觸發方式。
脈衝觸發方式
脈衝觸發方式是一種觸發器觸發方式,其中觸發器由輸入訊號的尖峰(短脈衝)觸發。在脈衝觸發方式中,時鐘脈衝設定為高電平,然後允許輸入訊號在時鐘脈衝的上升沿或下降沿觸發觸發器。因此,脈衝觸發方式只能用於觸發具有時鐘使能輸入的觸發器。
主從觸發方式
主從觸發方式,也稱為兩級觸發方式。在主從觸發方式中,兩個觸發器串聯連線,其中第一個觸發器稱為主觸發器,第二個觸發器稱為從觸發器。
在主從觸發方式中,正時鐘脈衝用於觸發主觸發器,而反相或負時鐘脈衝用於觸發從觸發器。主從觸發方式用於避免觸發器中的競爭冒險現象。
門控觸發方式
當觸發器的觸發由控制訊號門控的輸入訊號完成時,稱為觸發器的門控觸發方式。門控觸發方式主要用於觸發具有時鐘使能輸入或時鐘禁止輸入的觸發器。
在這種方式中,當控制訊號為高電平時,觸發器可以透過時鐘脈衝的上升沿或下降沿被輸入訊號觸發。另一方面,如果控制訊號為低電平,則觸發器被停用,因此輸入無法觸發它。
本文主要介紹觸發器的觸發方式。總之,觸發方式是指啟用觸發器使其能夠響應輸入並根據輸入資料更新其輸出狀態的方法。