觸發器:觸發方式



數位電子中的觸發器

在數位電子學中,**觸發器**是一個**時序邏輯電路**,用於儲存1位資訊。觸發器有一個或多個輸入和兩個輸出。它還有一個輸入用於提供時鐘訊號。觸發器是數位電子學的基本構建塊。因此,觸發器也被稱為數字系統中的基本儲存單元。觸發器在計算機儲存器、暫存器、**計數器**以及許多其他數字系統和電子裝置中得到應用。

Flip-Flops in Digital Electronics

觸發器具有兩種穩定狀態,分別稱為置位復位。觸發器狀態根據施加的輸入在應用適當的時鐘脈衝觸發時更新。

根據輸入,存在幾種型別的觸發器,例如SR觸發器、JK觸發器、D觸發器和T觸發器。

在深入瞭解觸發器基本知識後,讓我們現在討論觸發器的觸發方式。

觸發器的觸發方式

如上所述,觸發器響應輸入並更新其輸出狀態,當應用適當的時鐘脈衝時,即當觸發器被時鐘訊號正確觸發時。存在幾種型別的觸發器觸發方式。下面描述了一些最常見的觸發器觸發方式。

觸發器的非同步觸發

當觸發器由輸入訊號本身觸發,並且這些輸入與時鐘脈衝不同步時,則稱為觸發器的非同步觸發

在非同步觸發的情況下,觸發器由輸入訊號觸發,並在應用輸入時更新其輸出狀態,而不管時鐘脈衝如何。非同步觸發方式也稱為直接觸發方式

觸發器的同步觸發

當觸發器在應用輸入訊號時其操作與時鐘脈衝同步時,則稱為觸發器的同步觸發。在同步觸發方式中,觸發器僅在時鐘脈衝存在時才響應輸入並更新其輸出狀態,否則觸發器保持其先前的輸出狀態。

觸發器的同步觸發方式進一步分為以下兩種型別:

電平觸發方式

在電平觸發方式中,當時鍾脈衝處於高電平或低電平時,觸發器響應輸入並更新其輸出狀態。當觸發器在時鐘脈衝處於邏輯高電平時被觸發以更新其輸出狀態時,則稱為正電平觸發。當觸發器在時鐘脈衝處於邏輯低電平時被觸發以更新輸出狀態時,則稱為負電平觸發

邊沿觸發方式

當觸發器在時鐘脈衝的上升沿或下降沿被觸發以更新其輸出狀態時,則稱為邊沿觸發方式。如果觸發器在時鐘脈衝從低到高(上升沿)時被觸發,則稱為正邊沿觸發方式。如果觸發器在時鐘脈衝從高到低(下降沿)時被觸發以更新其輸出,則稱為負邊沿觸發方式

脈衝觸發方式

脈衝觸發方式是一種觸發器觸發方式,其中觸發器由輸入訊號的尖峰(短脈衝)觸發。在脈衝觸發方式中,時鐘脈衝設定為高電平,然後允許輸入訊號在時鐘脈衝的上升沿或下降沿觸發觸發器。因此,脈衝觸發方式只能用於觸發具有時鐘使能輸入的觸發器。

主從觸發方式

主從觸發方式,也稱為兩級觸發方式。在主從觸發方式中,兩個觸發器串聯連線,其中第一個觸發器稱為主觸發器,第二個觸發器稱為從觸發器。

在主從觸發方式中,正時鐘脈衝用於觸發主觸發器,而反相或負時鐘脈衝用於觸發從觸發器。主從觸發方式用於避免觸發器中的競爭冒險現象。

門控觸發方式

當觸發器的觸發由控制訊號門控的輸入訊號完成時,稱為觸發器的門控觸發方式。門控觸發方式主要用於觸發具有時鐘使能輸入或時鐘禁止輸入的觸發器。

在這種方式中,當控制訊號為高電平時,觸發器可以透過時鐘脈衝的上升沿或下降沿被輸入訊號觸發。另一方面,如果控制訊號為低電平,則觸發器被停用,因此輸入無法觸發它。

本文主要介紹觸發器的觸發方式。總之,觸發方式是指啟用觸發器使其能夠響應輸入並根據輸入資料更新其輸出狀態的方法。

廣告