
- 數位電子學教程
- 數位電子學 - 首頁
- 數位電子學基礎
- 數字系統型別
- 訊號型別
- 邏輯電平與脈衝波形
- 數字系統元件
- 數字邏輯運算
- 數字系統優勢
- 數制
- 數制
- 二進位制數表示
- 二進位制運算
- 有符號二進位制運算
- 八進位制運算
- 十六進位制運算
- 補碼運算
- 進位制轉換
- 進位制轉換
- 二進位制轉十進位制
- 十進位制轉二進位制
- 二進位制轉八進位制
- 八進位制轉二進位制
- 八進位制轉十進位制
- 十進位制轉八進位制
- 十六進位制轉二進位制
- 二進位制轉十六進位制
- 十六進位制轉十進位制
- 十進位制轉十六進位制
- 八進位制轉十六進位制
- 十六進位制轉八進位制
- 二進位制編碼
- 二進位制編碼
- 8421 BCD碼
- 餘3碼
- 格雷碼
- ASCII碼
- EBCDIC碼
- 編碼轉換
- 錯誤檢測與糾正碼
- 邏輯閘
- 邏輯閘
- 與門
- 或門
- 非門
- 通用門
- 異或門
- 異或非門
- CMOS邏輯閘
- 用二極體電阻邏輯實現或門
- 與門與或門
- 雙電平邏輯實現
- 閾值邏輯
- 布林代數
- 布林代數
- 布林代數定律
- 布林函式
- 德摩根定理
- SOP和POS形式
- POS到標準POS形式
- 最小化技術
- 卡諾圖化簡
- 三變數卡諾圖
- 四變數卡諾圖
- 五變數卡諾圖
- 六變數卡諾圖
- 無關項
- 奎因-麥克斯拉斯基方法
- 最小項和最大項
- 規範式和標準式
- 最大項表示
- 使用布林代數化簡
- 組合邏輯電路
- 數字組合電路
- 數字運算電路
- 多路選擇器
- 多路選擇器設計過程
- 多路選擇器通用門
- 用4:1多路選擇器實現2變數函式
- 用8:1多路選擇器實現3變數函式
- 多路分配器
- 多路選擇器與多路分配器
- 奇偶校驗位生成器和校驗器
- 比較器
- 編碼器
- 鍵盤編碼器
- 優先編碼器
- 譯碼器
- 算術邏輯單元
- 7段LED顯示器
- 程式碼轉換器
- 程式碼轉換器
- 二進位制轉十進位制轉換器
- 十進位制轉BCD轉換器
- BCD轉十進位制轉換器
- 二進位制轉格雷碼轉換器
- 格雷碼轉二進位制轉換器
- BCD轉餘3碼轉換器
- 餘3碼轉BCD轉換器
- 加法器
- 半加器
- 全加器
- 序列加法器
- 並行加法器
- 用半加器實現全加器
- 半加器與全加器
- 用與非門實現全加器
- 用與非門實現半加器
- 二進位制加法器-減法器
- 減法器
- 半減器
- 全減器
- 並行減法器
- 用兩個半減器實現全減器
- 用與非門實現半減器
- 時序邏輯電路
- 數字時序電路
- 時鐘訊號和觸發
- 鎖存器
- 移位暫存器
- 移位暫存器應用
- 二進位制暫存器
- 雙向移位暫存器
- 計數器
- 二進位制計數器
- 非二進位制計數器
- 同步計數器設計
- 同步計數器與非同步計數器
- 有限狀態機
- 演算法狀態機
- 觸發器
- 觸發器
- 觸發器轉換
- D觸發器
- JK觸發器
- T觸發器
- SR觸發器
- 時鐘SR觸發器
- 非時鐘SR觸發器
- 時鐘JK觸發器
- JK到T觸發器
- SR到JK觸發器
- 觸發方法:觸發器
- 邊沿觸發觸發器
- 主從JK觸發器
- 競爭冒險現象
- A/D和D/A轉換器
- 模數轉換器
- 數模轉換器
- DAC和ADC積體電路
- 邏輯閘的實現
- 用與非門實現非門
- 用與非門實現或門
- 用與非門實現與門
- 用與非門實現或非門
- 用與非門實現異或門
- 用與非門實現異或非門
- 用或非門實現非門
- 用或非門實現或門
- 用或非門實現與門
- 用或非門實現與非門
- 用或非門實現異或門
- 用或非門實現異或非門
- 用CMOS實現與非/或非門
- 用與非門實現全減器
- 用2:1多路選擇器實現與門
- 用2:1多路選擇器實現或門
- 用2:1多路選擇器實現非門
- 儲存器件
- 儲存器件
- RAM和ROM
- 快取記憶體設計
- 可程式設計邏輯器件
- 可程式設計邏輯器件
- 可程式設計邏輯陣列
- 可程式設計陣列邏輯
- 現場可程式設計門陣列
- 數字電子學系列
- 數字電子學系列
- CPU架構
- CPU架構
- 數位電子學資源
- 數位電子學 - 快速指南
- 數位電子學 - 資源
- 數位電子學 - 討論
數位電子學 - 移位暫存器
觸發器是一個1位儲存單元,可用於儲存數字資料。為了增加儲存容量(以位數表示),我們必須使用一組觸發器。這樣一組觸發器稱為暫存器。n位暫存器將包含n個觸發器,並且能夠儲存n位字。
暫存器中的二進位制資料可以在暫存器內從一個觸發器移動到另一個觸發器。允許這種資料傳輸的暫存器稱為移位暫存器。移位暫存器有四種工作模式。
- 序列輸入-序列輸出(SISO)移位暫存器
- 序列輸入-並行輸出(SIPO)移位暫存器
- 並行輸入-序列輸出(PISO)移位暫存器
- 並行輸入-並行輸出(PIPO)移位暫存器
序列輸入-序列輸出(SISO)移位暫存器
假設所有觸發器最初都處於復位狀態,即Q3 = Q2 = Q1 = Q0 = 0。如果將一個四位二進位制數1 1 1 1輸入暫存器,則應將此數應用於Din位,最低有效位先應用。FF-3的D輸入即D3連線到序列資料輸入Din。FF-3的輸出即Q3連線到下一個觸發器的輸入即D2,依此類推。
框圖

操作
在應用時鐘訊號之前,令Q3 Q2 Q1 Q0 = 0000,並將要輸入的數的最低有效位應用於Din。所以Din = D3 = 1。應用時鐘。在時鐘的第一個下降沿,FF-3被置位,暫存器中儲存的字為Q3 Q2 Q1 Q0 = 1000。

將下一位應用於Din。所以Din = 1。當下一個時鐘下降沿到來時,FF-2將被置位,儲存的字將變為Q3 Q2 Q1 Q0 = 1100。

將要儲存的下一位即1應用於Din。應用時鐘脈衝。當第三個時鐘下降沿到來時,FF-1將被置位,輸出將修改為Q3 Q2 Q1 Q0 = 1110。

類似地,當Din = 1且第四個時鐘下降沿到來時,暫存器中儲存的字為Q3 Q2 Q1 Q0 = 1111。

真值表

波形

序列輸入-並行輸出(SIPO)移位暫存器
- 在這種型別的操作中,資料以序列方式輸入並以並行方式輸出。
- 資料逐位載入。在資料載入期間,輸出被停用。
- 一旦資料載入完成,所有觸發器都包含它們所需的資料,輸出被使能,以便所有載入的資料同時在所有輸出線上可用。
- 載入一個四位字需要4個時鐘週期。因此,SIPO模式的操作速度與SISO模式相同。
框圖

並行輸入-序列輸出(PISO)移位暫存器
- 資料位以並行方式輸入。
- 下面所示的電路是一個四位並行輸入序列輸出暫存器。
- 前一個觸發器的輸出透過組合電路連線到下一個觸發器的輸入。
- 二進位制輸入字B0、B1、B2、B3透過相同的組合電路應用。
- 此電路可以工作在兩種模式下,即移位模式或載入模式。
載入模式
當移位/載入禁止線為低電平(0)時,與門2、4和6被使能,它們將B1、B2、B3位傳遞到相應的觸發器。在時鐘的下降沿,二進位制輸入B0、B1、B2、B3將被載入到相應的觸發器中。因此,發生並行載入。
移位模式
當移位/載入禁止線為高電平(1)時,與門2、4和6被停用。因此,資料並行載入變得不可能。但是,與門1、3和5被使能。因此,在應用時鐘脈衝時,資料逐位從左到右移動。因此,發生並行輸入序列輸出操作。
框圖

並行輸入-並行輸出(PIPO)移位暫存器
在這種模式下,四位二進位制輸入B0、B1、B2、B3分別應用於四個觸發器的D0、D1、D2、D3資料輸入。一旦應用時鐘下降沿,輸入二進位制位將同時載入到觸發器中。載入的位將同時出現在輸出端。載入所有位只需要時鐘脈衝。
框圖

雙向移位暫存器
- 如果一個二進位制數左移一位,則相當於將原始數乘以2。類似地,如果一個二進位制數右移一位,則相當於將原始數除以2。
- 因此,如果我們想使用移位暫存器來乘除給定的二進位制數,那麼我們應該能夠向左或向右移動資料。
- 這樣的暫存器稱為雙向暫存器。一個四位雙向移位暫存器如圖所示。
- 有兩個序列輸入,即序列右移資料輸入DR和序列左移資料輸入DL,以及一個模式選擇輸入(M)。
框圖

操作
序號 | 條件 | 操作 |
---|---|---|
1 | 當M = 1 - 右移操作 |
如果M = 1,則與門1、3、5和7被使能,而其餘與門2、4、6和8被停用。 在應用時鐘脈衝時,DR處的資料從FF-3到FF-0逐位右移。因此,當M = 1時,我們得到序列右移操作。 |
2 | 當M = 0 - 左移操作 |
當模式控制M連線到0時,與門2、4、6和8被使能,而1、3、5和7被停用。 在應用時鐘脈衝時,DL處的資料從FF-0到FF-3逐位左移。因此,當M = 0時,我們得到序列右移操作。 |
通用移位暫存器
只能沿一個方向移位資料的移位暫存器稱為單向移位暫存器。可以沿兩個方向移位資料的移位暫存器稱為雙向移位暫存器。應用相同的邏輯,一個既可以沿兩個方向移位資料又可以並行載入資料的移位暫存器稱為通用移位暫存器。移位暫存器能夠執行以下操作:
- 並行載入
- 左移
- 右移
模式控制輸入連線到邏輯1用於並行載入操作,而連線到0用於序列移位。當模式控制引腳連線到地時,通用移位暫存器充當雙向暫存器。對於序列左移操作,輸入應用於序列輸入,該輸入進入圖中所示的與門1。而對於右移操作,序列輸入應用於D輸入。
框圖
