考慮到 8085 微處理器的 TACC,最早的資料輸出時間


27128 由八進位制線路驅動器 74LS244 從 8085AH 接收地址 A13-8,其傳播延遲為 12nS。27128 由 74LS373 八進位制鎖存器從 8085AH 接收地址範圍 A7-0,其傳播延遲為 30nS。因此,27128 在 30nS 結束時接收地址範圍 A13-0。因此,資料只在 27128 的 D7-0 引腳上輸出 30nS + tAcc = 30nS + 200nS = 230nS。

  在 ALS 套件中訪問 27128 EPROM 所涉及的延遲。

 MR 機器週期的匯流排時序特性

更新日期: 2019 年 7 月 30 日

123 次瀏覽

開啟你的職業生涯

透過完成課程獲取認證

開始學習
廣告