評估 27128-20 與 8085 微處理器中 8085AH-2 的相容性
8085AH-2 始終以 200nS 的時鐘週期工作。我們從假設 8085AH-2 在時間 0 nS 傳送有效的地址和 IO/M* 訊號開始計算。在此之後,算術邏輯單元在 50 nS (tAL) 移動到狀態 0,RD* 在 115 nS (tAC) 啟用。
考慮 tAcc 的最早資料輸出時間: 地址範圍為 A13 到 A18 的地址由 27128 從 8085 處理器透過八進位制線路驅動器 74LS244 在 12 nS 的時間內接收。地址範圍為 A7 到 A0 is 由 27128 透過 74LS373 從 8085 處理器接收。因此,27128 在 30 nS 結束時收到地址 A13-0 。因此,資料僅在 27128 的 D7-0 引腳上以 30 nS + tAcc = 30 nS + 200 nS = 230 nS 的速度輸出。
考慮 tCE 的最早資料輸出時間: 地址由 74138 透過八進位制線路驅動器從 8085 處理器接收地址 A15-14 。
考慮 tOE 的最早資料輸出時間: 8085AH-2 在 115 nS 的時間內啟用 RD* 訊號。此訊號移動到 27128 的 OE* 引腳。


廣告
資料結構
網路
RDBMS
作業系統
Java
iOS
HTML
CSS
Android
Python
C 程式設計
C++
C#
MongoDB
MySQL
Javascript
PHP